개선된 선형성을 가지는 R-2R 기반 5-MS/s 10-비트디지털-아날로그 변환기Active-RC Channel Selection Filter with 40MHz Bandwidth and Improved Linearity
- Other Titles
- Active-RC Channel Selection Filter with 40MHz Bandwidth and Improved Linearity
- Authors
- 정동길; 박상민; 황유정; 장영찬
- Issue Date
- 2015
- Publisher
- 한국정보통신학회
- Keywords
- Digital-to-analog converter; R-2R; linearity; operational amplifier; rail-to-rail input range; 디지털/아날로그 변환기; R-2R; 선형성; 연산증폭기; rail-to-rail 입력 범위
- Citation
- 한국정보통신학회논문지, v.19, no.1, pp.149 - 155
- Journal Title
- 한국정보통신학회논문지
- Volume
- 19
- Number
- 1
- Start Page
- 149
- End Page
- 155
- URI
- https://scholarworks.bwise.kr/kumoh/handle/2020.sw.kumoh/2002
- DOI
- 10.6109/jkiice.2015.19.1.149
- ISSN
- 2234-4772
- Abstract
- 본 논문에서는 선형성이 개선된 5MHz의 샘플링 주파수를 가지는 10-비트 디지털/아날로그 변환기를 제안한다.
제안하는 디지털/아날로그 변환기는 10-비트 R-2R 기반 디지털/아날로그 변환기, rail-to-rail 입력 범위의 차동 전압증폭기를 이용하는 출력버퍼, 그리고 바이어스 전압을 위한 밴드-갭 기준전압 회로로 구성된다. R-2R 디지털/아날로그 변환기의 2R 구현에 스위치를 위해 사용되는 인버터의 turn-on 저항 값을 포함하여 설계함으로 선형성을 개선시킨다. DAC의 최종 출력 전압 범위는 출력버퍼에 차동전압증폭기를 이용함으로 R-2R의 rail-to-rail 출력 전압으로부터 2/3×VDD로 결정된다. 제안된 디지털/아날로그 변환기는 1.2V 공급전압과 1-poly, 8-metal을 이용하는 130nm CMOS 공정에서 구현되었다. 측정된 디지털/아날로그 변환기의 동적특성은 9.4비트의 ENOB, 58dB의 SNDR, 그리고 63dBc의 SFDR이다. 측정된 DNL과 INL은 –/+0.35LSB 미만이다. 제작된 디지털/아날로그 변환기의 면적과 전력소모는 각각 642.9 × 366.6㎛2과 2.95mW이다.
- Files in This Item
- There are no files associated with this item.
- Appears in
Collections - School of Electronic Engineering > 1. Journal Articles
Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.