Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

MOM 커패시터를 사용한 디지털-아날로그 변환기를 가진 10-bit 10-MS/s 비동기 축차근사형 아날로그-디지털 변환기A 10-bit 10-MS/s Asynchronous SAR analog-to-digital converter with digital-to-analog converter using MOM capacitor

Other Titles
A 10-bit 10-MS/s Asynchronous SAR analog-to-digital converter with digital-to-analog converter using MOM capacitor
Authors
정연호장영찬
Issue Date
2014
Publisher
한국정보통신학회
Keywords
축차근사형; 아날로그-디지털 변환기; 디지털-아날로그 변환기; MOM; successive approximation; analog-to-digital converter; digital-to-analog converter; metal-oxide-metal
Citation
한국정보통신학회논문지, v.18, no.1, pp.129 - 134
Journal Title
한국정보통신학회논문지
Volume
18
Number
1
Start Page
129
End Page
134
URI
https://scholarworks.bwise.kr/kumoh/handle/2020.sw.kumoh/2125
DOI
10.6109/jkiice.2014.18.1.129
ISSN
2234-4772
Abstract
본 논문은 디지털-아날로그 변환기(DAC: digital-to-analog converter), SAR 로직, 그리고 비교기로 구성된 10-bit 10-MS/s 비동기 축차근사형(SAR: successive approximation register) 아날로그-디지털 변환기(ADC: analog-to- digital converter)를 제안한다. Rail-to-rail의 입력 범위를 가지는 설계된 비동기 축차근사형 아날로그-디지털 변환기는 샘플링 속도를 향상시키기 위해 MOM(metal-oxide-metal) 커패시터를 이용한 바이너리 가중치 기반의 디지털-아날로그 변환기를 사용하여 구현한다. 제안하는 10-bit 10-MS/s 비동기 축차근사형 아날로그-디지털 변환기는 0.18-㎛ CMOS 공정에서 제작되고 면적은 0.103 mm2를 차지한다. 1.1 V의 공급전압에서 전력소모는 0.37 mW를 나타낸다. 101.12 kHz와 5.12 MHz의 아날로그 입력 신호에 대해 측정된 SNDR은 각각 54.19 dB와 51.59 dB이다.
Files in This Item
There are no files associated with this item.
Appears in
Collections
School of Electronic Engineering > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Related Researcher

Researcher JANG, YOUNG CHAN photo

JANG, YOUNG CHAN
College of Engineering (School of Electronic Engineering)
Read more

Altmetrics

Total Views & Downloads

BROWSE