Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

0.4-2GHz, Seamless 주파수 트래킹 제어 이중 루프디지털 PLL

Authors
손영상임지훈하종찬위재경
Issue Date
2008
Publisher
대한전자공학회
Keywords
digital phase-locked loop; time-to-digital converter; digital-to-analog converter; successive approximation register; dual-loop PLL
Citation
전자공학회논문지 - SD, v.45, no.12, pp.65 - 72
Journal Title
전자공학회논문지 - SD
Volume
45
Number
12
Start Page
65
End Page
72
URI
http://scholarworks.bwise.kr/ssu/handle/2018.sw.ssu/17040
ISSN
1229-6368
Abstract
이 논문은 seamless 주파수 트래킹 방법을 이용한 새로운 이중 루프 디지털 PLL(DPLL)을 제안한다. Coarse 루프와 fine 루프로 구성되는 이중 루프 구조는 빠른 획득 시간과 스위칭 잡음 억제를 위하여 successive approximation register기법과 TDC 회로를 사용하였다. 제안된 DPLL은 입력 주파수의 long-term 지터에 따른 지터 특성을 보상하기 위하여 Coarse와 fine의 코드 변환 주파수 트래킹 방법을 새로이 추가하였다. 또한, 제안된 DPLL은 넓은 주파수 동작 범위와 낮은 지터 특성 위하여 전류 제어 발진기와 V-I 변환기로 구성되는 전압제어 발진기를 채택하였다. 제안된 DPLL은 동부 하이텍 0.18-㎛ CMOS 공정으로 구현하였으며 1.8V의 공급전압에서 0.4-2GHz의 넓은 동작 주파수 범위와 0.18mm2의 적은 면적을 가진다. H-SPICE 시뮬레이션을 통하여, DPLL은 2GHz의 동작 주파수에서 18mW 파워소비와 전원잡음이 없는 경우 3psec이하의 p-p period 지터를 확인하였다.
Files in This Item
There are no files associated with this item.
Appears in
Collections
College of Information Technology > ETC > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Altmetrics

Total Views & Downloads

BROWSE