Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

HEVC CABAC 복호화기의 역이진화기 설계Hardware Implantation of De-Binarizerin HEVC CABAC Decoder

Other Titles
Hardware Implantation of De-Binarizerin HEVC CABAC Decoder
Authors
김두환김소현이성수
Issue Date
Sep-2016
Publisher
한국전기전자학회
Keywords
HEVC; CABAC; Decoder; De-Binarizer; Syntax Element
Citation
전기전자학회논문지, v.20, no.3, pp.326 - 329
Journal Title
전기전자학회논문지
Volume
20
Number
3
Start Page
326
End Page
329
URI
http://scholarworks.bwise.kr/ssu/handle/2018.sw.ssu/8181
ISSN
1226-7244
Abstract
HEVC CABAC 부호화기에서는 이진 산술 부호화를 수행하기 전에 구문 요소를 이진 값으로 변환하는 과정이 선행된다. 따라서 HEVC CABAC 복호화기에서도 이진 산술 복호화기를 통해 이진 값으로 나타낸 구문 요소들을 원래의 값으로 역이진화 하는 역이진화기를 필요로 한다. 본 논문에서는 구문 요소의 종류를 파악하여 이진 값의 병합을 수행하는 제어기와, 제어기로부터 병합된 이진 값을 원래의 구문 요소로 변환시키는 엔진으로 구성된 역이진화기의 구조를 제안하고 이를 구현하였다. 설계된 역이진화기는 Verilog HDL로 기술하고 0.18um 공정에서 합성 및 검증하였으며, 하드웨어 크기는 3,114 게이트이고 최대 동작 속도는 220 MHz이다.
Files in This Item
Go to Link
Appears in
Collections
College of Information Technology > ETC > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Related Researcher

Researcher Lee, Seong soo photo

Lee, Seong soo
College of Information Technology (Department of Electronic Engineering)
Read more

Altmetrics

Total Views & Downloads

BROWSE