Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

성능 제약 조건하에서 MPSoC에 적합한 버스 구조 최적화

Full metadata record
DC Field Value Language
dc.contributor.author신현철-
dc.date.accessioned2021-06-23T15:38:56Z-
dc.date.available2021-06-23T15:38:56Z-
dc.date.created2021-02-18-
dc.date.issued2009-05-
dc.identifier.urihttps://scholarworks.bwise.kr/erica/handle/2021.sw.erica/41223-
dc.description.abstract최근 여러 개의 프로세서 및 메모리를 한 개의 칩에 구현하여 다양한 알고리즘을 구현하는 Multi-Processor System-on-Chip (MPSoC) 설계가 가능해지면서 각 프로서세 간 Interconnection을 최적화하는 문제가 중요해졌다. Application에 따른 최적 Interconnection이 다르기 때문에, 체계적인 방법론과 다양한 통신 구조에 대한 분석이 필요하다. 본 논문에서는 설계자의 Application에 따라 성능제약 조건을 만족하는 저비용 Bus Interconnection 구조를 찾는 새로운 방법을 제안하였다. 실험을 위하여 H.264/AVC의 디코딩과정 중 디블록킹 필터를 설계 예로 이용하여, 제안한 방법으로 성능제약 조건 내에서 저비용의 구조를 찾았다. 같은 성능으로 최적화 전의 구조에 비해서 버스 분할에 필요한 추가 로직 사용이 86% 감소하며, Wire 길이가 50% 감소한다. 또한 다양한 성능 제약 조건에 대한 저비용 버스 구조를 찾을 수 있었다. Optimization of interconnnection between processors becomes important as multiple processors and memories can be integrated as a Multi-Processor System-on-Chip (MPSoC) architecture. Since the optimal interconnection architecture is usually dependent on the application, systematic design methodology for various data transfer architectures is necessary. In this paper, we propose a new optimized bus design methodology under performance constraints. For experiments, deblocking filter in H.264/AVC is used and optimized bus architecture is found to satisfy performance constraints. When compared to unoptimized architecture, our method can reduce the bus switch logic circuit by 86% and wire length by 50%. Furthermore, low cost bus architectures can be found for various performance constraints.-
dc.publisher대한전자공학회-
dc.title성능 제약 조건하에서 MPSoC에 적합한 버스 구조 최적화-
dc.title.alternativeMPSoC Bus Architecture Optimization under Performance Constraints-
dc.typeArticle-
dc.contributor.affiliatedAuthor신현철-
dc.identifier.bibliographicCitation2009 SoC 학술대회-
dc.relation.isPartOf2009 SoC 학술대회-
dc.citation.title2009 SoC 학술대회-
dc.type.rimsART-
dc.description.journalClass3-
dc.subject.keywordAuthorMPSoC-
dc.subject.keywordAuthorBus Interconnection-
dc.subject.keywordAuthorOn-Chip Bus-
Files in This Item
There are no files associated with this item.
Appears in
Collections
COLLEGE OF ENGINEERING SCIENCES > SCHOOL OF ELECTRICAL ENGINEERING > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Altmetrics

Total Views & Downloads

BROWSE