Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

디지털 회로에서의 새로운 모델 기반IP-Level 소모 전력 추정 기법

Full metadata record
DC Field Value Language
dc.contributor.author이창희-
dc.contributor.author신현철-
dc.contributor.author김경호-
dc.date.accessioned2021-06-23T22:08:19Z-
dc.date.available2021-06-23T22:08:19Z-
dc.date.issued2006-02-
dc.identifier.issn1229-6368-
dc.identifier.urihttps://scholarworks.bwise.kr/erica/handle/2021.sw.erica/45285-
dc.description.abstract반도체 공정기술의 발달로 인해 칩의 집적도가 향상되고 높은 성능의 SoC (System On a Chip)의 구현이 가능해졌다. 하지만 이로 인한 칩의 전력 소모량 증가는 칩 설계시의 중요 제한 요소가 되고 있다. 칩 설계의 하위 단계로 갈수록 설계의 수정은 시간과 금전적 비용을 기하급수적으로 증가시키기 때문에, 설계의 상위 단계에서부터 칩의 소모 전력을 미리 추정하는 기술은 필수적이다. 이에 본 연구에서는 효율적인 상위 레벨 소모 전력 추정을 위해 회로를 레벨화 하고, 일부 레벨의 스위칭을 기반으로 회로의 소모 전력을 look up 테이블을 이용하여 모델링하였다. 제안한 기술을 이용하여 ISCAS'85 벤치마크 회로에 대해 평균 소모 전력을 추정한 결과, 기존에 알려진 소모 전력 추정 기술[1]에 비해 평균 추정 오차를 9.45%에서 3.84%로 크게 개선한 결과를 얻을 수 있었다.-
dc.description.abstractOwing to the development of semiconductor processing technology, high density complex circuits can be integrated in a System-on-Chip (SoC). However, increasing energy consumption becomes one of the most important limiting factors. Power estimation at the early stage of design is essential, since design changes at lower levels may significantly lengthen the design period and increase the cost. In this paper, logic level circuits are levelized and several levels are selected to build power model tables for efficient power estimation. The proposed techniques are applied to a set of ISCAS'85 benchmark circuits to illustrate their effectiveness. Experimental results show that significant improvement in estimation accuracy and slight improvement in efficiency are achieved when compared to those of a well-known existing method[1]. The average estimation error has been reduced from 9.49% to 3.84%.-
dc.format.extent9-
dc.language한국어-
dc.language.isoKOR-
dc.publisher대한전자공학회-
dc.title디지털 회로에서의 새로운 모델 기반IP-Level 소모 전력 추정 기법-
dc.title.alternativeNew Model-based IP-Level Power Estimation Techniques for Digital Circuits-
dc.typeArticle-
dc.publisher.location대한민국-
dc.identifier.bibliographicCitation전자공학회논문지 - SD, v.43, no.2, pp 42 - 50-
dc.citation.title전자공학회논문지 - SD-
dc.citation.volume43-
dc.citation.number2-
dc.citation.startPage42-
dc.citation.endPage50-
dc.identifier.kciidART001006416-
dc.description.isOpenAccessN-
dc.description.journalRegisteredClasskci-
dc.subject.keywordAuthorLow-power-
dc.subject.keywordAuthorPower estimation-
dc.subject.keywordAuthorPower modeling.-
dc.subject.keywordAuthorLow-power-
dc.subject.keywordAuthorPower estimation-
dc.subject.keywordAuthorPower modeling.-
dc.subject.keywordAuthorLow-power-
dc.subject.keywordAuthorPower estimation-
dc.subject.keywordAuthorPower modeling-
dc.identifier.urlhttps://www.dbpia.co.kr/journal/articleDetail?nodeId=NODE00679359-
Files in This Item
Go to Link
Appears in
Collections
COLLEGE OF ENGINEERING SCIENCES > SCHOOL OF ELECTRICAL ENGINEERING > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Altmetrics

Total Views & Downloads

BROWSE