Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

논리 최적화 기법을 이용한 병렬 CRC 회로 설계

Full metadata record
DC Field Value Language
dc.contributor.author이현빈-
dc.contributor.author김주섭-
dc.contributor.author박성주-
dc.contributor.author박창원-
dc.date.accessioned2021-06-23T23:06:00Z-
dc.date.available2021-06-23T23:06:00Z-
dc.date.issued2005-07-
dc.identifier.urihttps://scholarworks.bwise.kr/erica/handle/2021.sw.erica/45834-
dc.description.abstract본 논문은 통신 시스템에서 오류 검출을 위해 널리 사용되고 있는 회로의 병렬 Cyclic Redundancy Check (CRC) 구현을 위한 최적화 알고리즘을 제시한다. 논리 단을 최소로 하면서 가능한 많은 공유 텀을 찾아 매핑 함으로써 속도 및 게이트 수를 줄인다. 본 논문에서는 이더넷의 32비트 CRC를 병렬로 구현하여 성능평가를 하였다. FPGA 및 표준 셀 라이브러리를 이용하여 합성하였으며, 기존의 방식에 비해 속도와 면적 모두 향상되었음을 보여준다.-
dc.format.extent3-
dc.language한국어-
dc.language.isoKOR-
dc.publisher한국정보과학회-
dc.title논리 최적화 기법을 이용한 병렬 CRC 회로 설계-
dc.title.alternativeA Design of High Performance Parallel CRC Using A Simple Logic Optimization-
dc.typeArticle-
dc.publisher.location대한민국-
dc.identifier.bibliographicCitation한국정보과학회 학술발표논문집 2005 한국컴퓨터종합 학술대회 논문집(A), pp 460 - 462-
dc.citation.title한국정보과학회 학술발표논문집 2005 한국컴퓨터종합 학술대회 논문집(A)-
dc.citation.startPage460-
dc.citation.endPage462-
dc.description.isOpenAccessN-
dc.description.journalRegisteredClassother-
dc.identifier.urlhttps://www.dbpia.co.kr/journal/articleDetail?nodeId=NODE00629225-
Files in This Item
Go to Link
Appears in
Collections
COLLEGE OF COMPUTING > SCHOOL OF COMPUTER SCIENCE > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Altmetrics

Total Views & Downloads

BROWSE