Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

비대칭 멀티코어 시스템 상의 HEVC 병렬 디코딩 최적화를 위한 타일 분할 기법Tile Partitioning-based HEVC Parallel Decoding Optimization for Asymmetric Multicore Processor

Other Titles
Tile Partitioning-based HEVC Parallel Decoding Optimization for Asymmetric Multicore Processor
Authors
류영일노현준류은석
Issue Date
2016
Publisher
한국정보과학회
Keywords
HEVC; 병렬처리; 비대칭 멀티코어; 타일; HEVC; parallel processing; asymmetric multicores; tile
Citation
정보과학회논문지, v.43, no.9, pp.1060 - 1065
Journal Title
정보과학회논문지
Volume
43
Number
9
Start Page
1060
End Page
1065
URI
https://scholarworks.bwise.kr/gachon/handle/2020.sw.gachon/9192
ISSN
2383-630X
Abstract
최근 비디오 시스템은 초고해상도 영상의 사용으로 병렬처리의 필요성이 대두되고 있고, 시스템은 ARM big.LITTLE 같은 비대칭 처리능력을 지닌 컴퓨팅 시스템이 도입되고 있다. 따라서, 이 같은비대칭 컴퓨팅 환경에 최적화된 초고해상도 UHD 비디오 병렬처리 기법이 필요한 시점이다. 본 논문은 인코딩/디코딩 시에 비대칭 컴퓨팅 환경에 최적화 된 HEVC 타일(Tile) 분할 기법을 제안한다. 제안하는 방식은 (1) 비대칭 CPU 코어들의 처리능력과 (2) 비디오 크기별 연산 복잡도 분석 모델을 분석하여, (3) 각코어에 최적화된 크기의 타일을 할당함으로써, 처리속도가 빠른 CPU 코어와 느린 코어의 인코딩/디코딩시간차를 최소화한다. 이를 ARM기반의 비대칭 멀티코어 플랫폼에서 4K UHD 표준 영상을 대상으로 실험하였을 때, 평균 약 20%의 디코딩 시간 개선이 발생함을 확인하였다.
Files in This Item
There are no files associated with this item.
Appears in
Collections
ETC > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Altmetrics

Total Views & Downloads

BROWSE