Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

초 저전력 CMOS 2.4 GHz 저잡음 증폭기 설계Design of an Ultra Low Power CMOS 2.4 GHz LNA

Other Titles
Design of an Ultra Low Power CMOS 2.4 GHz LNA
Authors
장요한최재훈
Issue Date
Sep-2010
Publisher
한국전자파학회
Keywords
Low Noise Amplifier; Current-Reused Technique; Subthreshold Region; Low Power; CMOS
Citation
한국전자파학회 논문지, v.21, no.9, pp.1045 - 1049
Indexed
KCI
Journal Title
한국전자파학회 논문지
Volume
21
Number
9
Start Page
1045
End Page
1049
URI
https://scholarworks.bwise.kr/hanyang/handle/2021.sw.hanyang/172679
DOI
10.5515/KJKIEES.2010.21.9.1045
ISSN
1226-3133
Abstract
본 논문에서는 2.4 GHz 대역에 적용할 수 있는 초 저전력 저잡음 증폭기를 TSMC 0.18 μm RF CMOS 공정을 이용하여 설계하였다. 높은 이득과 낮은 전력 소모를 만족하기 위해서 전류 재사용 기법을 사용하였으며, subthreshold 영역에서 문턱 전압보다 낮은 바어이스 전압을 인가함으로써 초 저전력 특성을 구현하였다. 설계된 저잡음 증폭기는 2.4 GHz에서 13.8 dB의 전압 이득과 3.4 dB의 잡음 지수 특성을 나타냈으며, 0.9 V의 공급 전압으로 0.7 mA의 전류를 소모하여 0.63 mW의 초 저전력을 소모하는 결과를 얻었다. 칩 면적은 1.1 mm×0.8 mm 이다.
Files in This Item
Go to Link
Appears in
Collections
서울 공과대학 > 서울 융합전자공학부 > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Altmetrics

Total Views & Downloads

BROWSE