Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

정교한 클럭 게이팅을 이용한 저전력 재구성 가능한 DSP 설계

Full metadata record
DC Field Value Language
dc.contributor.author정찬민-
dc.contributor.author이영근-
dc.contributor.author정기석-
dc.date.accessioned2022-12-21T04:11:28Z-
dc.date.available2022-12-21T04:11:28Z-
dc.date.created2022-09-19-
dc.date.issued2008-02-
dc.identifier.issn1229-6368-
dc.identifier.urihttps://scholarworks.bwise.kr/hanyang/handle/2021.sw.hanyang/178943-
dc.description.abstract최근 많은 임베디드 시스템에서 통신이나 멀티미디어의 다양한 표준을 지원해야 하는 요구가 끊이지 않고 있다. 그러나 현실적으로 임베디드 시스템에서 요구하는 만큼의 표준이나 프로토콜을 위한 별개의 가속 IP들을 갖는 것은 불가능할 뿐만 아니라 상당히 힘든 작업이다. 그러므로 다양한 표준을 지원할 수 있는 가속 IP를 개발하는 것은 위와 같은 현재의 임베디드 시스템에서 요구하는 트렌드에 있어 중요하다 할 수 있다. 다양한 기능을 수행하는 하드웨어는 일반적으로 실행 환경이나 시스템 설정에 따라 다양한 기능들을 지원하기 위하여 동적으로 즉, 실행시간에 재구성 가능한 DSP를 사용하고 있다. 그러나 하나의 IP가 다양한 기능을 수행시키기 위해서는 필수불가결적으로 추가적인 면적을 차지하거나 추가적인 전력소모가 따른다. 그러므로 본 논문에서는 동적으로 재구성 가능한 하드웨어의 파워 소모를 줄이기 위해 정교한 클럭 게이팅을 사용하였고, 또한 동적으로 재구성 가능한 하드웨어의 면적을 줄이기 위해 배럴 시프터(barrel shifter)를 이용한 곱셈기를 사용하여 메모리의 계수(Coefficient) 부분을 압축을 통해 메모리의 면적을 줄였다. 실행시간에 재구성 가능한 IP는 유사하지만 다른 기능들을 효과적으로 수행하기 때문에 이런 다기능 재구성 가능한 DSP IP의 전력소모를 성능에 영향 없이 줄이는 것은 상당히 난해한 일이다. 본 논문에서 제안한 정교한 클럭 게이팅은 동적으로 재구성 가능한 시스템에 아주 효율적으로 적용되었고 효과적인 결과를 도출하였다. 실험 결과는 본 논문에서 제시한 기법을 사용했을 시 사용하지 않았을 경우보다 최대 24%정도의 파워 절감 효과를 얻을 수 있었다. 또한 면적을 줄이기 위해서 기존의 일반적인 곱셈기를 사용하는 대신에 배럴 시프터(barrel shifter)를 이용한 곱셈기를 설계해 적용하였다. 기존 곱셈기를 제안한 곱셈기로 바꾸면 설계한 재구성 가능한 DSP의 구조상 많은 면적을 줄이는 것이 가능했다. 기존 곱셈기에 비해 제안된 곱셈기는 면적은 42%가 줄었으며, 전체적인 재구성 가능한 DSP의 면적에서 14% 감소한 결과를 도출하였다. 그러므로 본 논문은 재구성 가능한 특성을 갖는 IP의 단점인 파워 소모와 추가적인 면적을 효과적으로 보완한 면에 있어 큰 의의가 있다고 할 수 있다.-
dc.language한국어-
dc.language.isoko-
dc.publisher대한전자공학회-
dc.title정교한 클럭 게이팅을 이용한 저전력 재구성 가능한 DSP 설계-
dc.title.alternativeDesign of a Low Power Reconfigurable DSP with Fine-Grained Clock Gating-
dc.typeArticle-
dc.contributor.affiliatedAuthor정기석-
dc.identifier.bibliographicCitation전자공학회논문지 - SD, v.45, no.2, pp.82 - 92-
dc.relation.isPartOf전자공학회논문지 - SD-
dc.citation.title전자공학회논문지 - SD-
dc.citation.volume45-
dc.citation.number2-
dc.citation.startPage82-
dc.citation.endPage92-
dc.type.rimsART-
dc.identifier.kciidART001223669-
dc.description.journalClass2-
dc.description.isOpenAccessN-
dc.description.journalRegisteredClasskci-
dc.subject.keywordAuthor재구성 가능한 DSP-
dc.subject.keywordAuthorVariable Precision-
dc.subject.keywordAuthorClock gating-
dc.subject.keywordAuthorLow power-
dc.subject.keywordAuthorMultiplier-
dc.subject.keywordAuthorlow area (152)-
dc.identifier.urlhttps://www.dbpia.co.kr/journal/articleDetail?nodeId=NODE00957529-
Files in This Item
Go to Link
Appears in
Collections
서울 공과대학 > 서울 융합전자공학부 > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Related Researcher

Researcher Chung, Ki Seok photo

Chung, Ki Seok
COLLEGE OF ENGINEERING (SCHOOL OF ELECTRONIC ENGINEERING)
Read more

Altmetrics

Total Views & Downloads

BROWSE