Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

센서 노드 응용을 위한 저전력 8비트 1MS/s CMOS 비동기 축차근사형 ADC 설계Design of a Low-Power 8-bit 1-MS/s CMOSAsynchronous SAR ADC for Sensor Node Applications

Other Titles
Design of a Low-Power 8-bit 1-MS/s CMOSAsynchronous SAR ADC for Sensor Node Applications
Authors
손지훈김민석천지민
Issue Date
Dec-2023
Publisher
한국정보전자통신기술학회
Keywords
ADC; asynchronous; bootstrapped switch; CDAC; CMOS; low power; SAR
Citation
한국정보전자통신기술학회 논문지, v.16, no.6, pp 454 - 464
Pages
11
Journal Title
한국정보전자통신기술학회 논문지
Volume
16
Number
6
Start Page
454
End Page
464
URI
https://scholarworks.bwise.kr/kumoh/handle/2020.sw.kumoh/26512
DOI
10.17661/jkiiect.2023.16.6.454
ISSN
2005-081X
2288-9302
Abstract
본 논문은 센서 노드 응용을 위한 1MS/s의 샘플링 속도를 가지는 저전력 8비트 비동기 축차근사형(successive approximation register, SAR) 아날로그-디지털 변환기(analog-to-digital converter, ADC)를 제안한다. 이 ADC는 선형성을 개선하기 위해 부트스트랩 스위치를 사용하며, 공통모드 전압(Common-mode voltage, VCM) 기반의 커패시터 디지털-아날로그 변환기 (capacitor digital-to-analog converter, CDAC) 스위칭 기법을 적용하여 DAC의 전력 소모와 면적을 줄인다. 외부 클럭에 동기화해서 동작하는 기존 동기 방식의 SAR ADC는 샘플링 속도보다 빠른 클럭의 사용으로 인해 전력 소비가 커지는 단점을 가지며 이는 내부 비교를 비동기 방식으로 처리하는 비동기 SAR ADC 구조를 사용하여 해결할 수 있다. 또한, 낮은 해상도의 설계에서 발생하는 큰 디지털 전력 소모를 줄이기 위해 동적 논리회로를 사용하여 SAR 로직를 설계하였다. 제안된 회로는 180nm CMOS 공정으로 시뮬레이션을 수행하였으며, 1.8V 전원전압과 1MS/s의 샘플링 속도에서 46.06μW의 전력을 소비하고, 49.76dB의 신호 대 잡음 및 왜곡 비율(signal-to-noise and distortion ratio, SNDR)과 7.9738bit의 유효 비트 수(effective number of bits, ENOB)를 달성하였으며 183.2fJ/conv-step의 성능 지수(figure-of-merit, FoM)를 얻었다. 시뮬레이션으로 측정된 차동 비선형성(differential non-linearity, DNL)과 적분 비선형성(integral non-linearity, INL)은 각각 +0.186/-0.157 LSB와 +0.111/-0.169 LSB이다.
Files in This Item
Go to Link
Appears in
Collections
School of Electronic Engineering > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Altmetrics

Total Views & Downloads

BROWSE