Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

클록 보정회로를 가진 1V 1.6-GS/s 6-bit Flash ADC1V 1.6-GS/s 6-bit Flash ADC with Clock Calibration Circuit

Other Titles
1V 1.6-GS/s 6-bit Flash ADC with Clock Calibration Circuit
Authors
김상훈홍상근이한열박원기이왕용이성철장영찬
Issue Date
2012
Publisher
한국정보통신학회
Keywords
Flash ADC; 클록 보정; duty cycle; 단일 track/hold; 저항 평균화 기법; 비교기; Flash ADC; clock calibration; duty cycle; single track/hold; resistor averaging network; comparator
Citation
한국정보통신학회논문지, v.16, no.9, pp.1847 - 1853
Journal Title
한국정보통신학회논문지
Volume
16
Number
9
Start Page
1847
End Page
1853
URI
https://scholarworks.bwise.kr/kumoh/handle/2020.sw.kumoh/2659
DOI
10.6109/jkiice.2012.16.9.1847
ISSN
2234-4772
Abstract
클록 보정회로를 가진 1V 1.6-GS/s 6-비트 flash 아날로그-디지털 변환기 (ADC: analog-to-digital converter)가 제안된다. 1V의 저전압에서 고속 동작의 입력단을 위해 bootstrapped 아날로그 스위치를 사용하는 단일 track/hold 회로가 사용되며, 아날로그 노이즈의 감소와 고속의 동작을 위해 평균화 기법이 적용된 두 단의 프리앰프와 두 단의 비교기가 이용된다. 제안하는 flash ADC는 클록 보정회로에 의해 클록 duty cycle과 phase를 최적화함으로 flash ADC의 동적 특성을 개선한다. 클록 보정 회로는 비교기를 위한 클록의 duty cycle을 제어하여 evaluation과 reset 시간을 최적화한다. 제안된 1.6-GS/s 6-비트 flash ADC는 1V 90nm의 1-poly 9-metal CMOS 공정에서 제작되었다. Nyquist sampling rate인 800 MHz의 아날로그 입력신호에 대해 측정된 SNDR은 32.8 dB이며, DNL과 INL은 각각 +0.38/-0.37 LSB, +0.64/-0.64 LSB이다. 구현된 flash ADC의 면적과 전력소모는 각각 800 × 500 μm2와 193.02 mW 이다.
Files in This Item
There are no files associated with this item.
Appears in
Collections
School of Electronic Engineering > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Related Researcher

Researcher JANG, YOUNG CHAN photo

JANG, YOUNG CHAN
College of Engineering (School of Electronic Engineering)
Read more

Altmetrics

Total Views & Downloads

BROWSE