Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

A Design of 16 ×16-bit Redundant Binary MAC Using 0.25㎛CMOS Technology

Authors
김태민신군선
Issue Date
2003
Publisher
한국정보통신학회
Citation
한국정보통신학회논문지, v.7, no.1, pp 122 - 128
Pages
7
Journal Title
한국정보통신학회논문지
Volume
7
Number
1
Start Page
122
End Page
128
URI
https://scholarworks.bwise.kr/kumoh/handle/2020.sw.kumoh/27417
ISSN
2234-4772
2288-4165
Abstract
승산기의 부분곱을 가장 빠르게 연산하기 위해 Wallace-tree 방법이 사용된다. Redundant Binary Adders (RBAs)을 이용한 Wallace-tree 연산은 두개의 Redundant Binary Number (RBN)을 캐리 전송 없이 빠르게 더하여 하나의 RBN를 만든다. Redundant Binary Partial Products (RB_PPs)을 합하는 RBA가 승산기 면적의 대부분을 차지할 뿐만 아니라 동작 속도를 결정한다. 본 논문에서는 제안된 Redundant Binary (RB) 덧셈 알고리듬을 이용하여 가장 적은 트랜지스터 개수를 갖는 RBA가 설계되고 제안된 RBA을 사용하여 16 ×16-bit Multiplier and Accumulator (MAC)을 구현한다.
Files in This Item
There are no files associated with this item.
Appears in
Collections
ETC > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Altmetrics

Total Views & Downloads

BROWSE