Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

방전논리게이트 플라즈마 디스플레이 패널의 직류방전 지연특성The Delay-Time Characteristics of DC Discharge in the Discharge Logic Gate Plasma Display Panel

Other Titles
The Delay-Time Characteristics of DC Discharge in the Discharge Logic Gate Plasma Display Panel
Authors
염정덕곽희로
Issue Date
Jan-2007
Publisher
한국조명.전기설비학회
Keywords
Cost Reduction; Plasma Display Panel; Driving Methode; Logic Gate; Discharge Logic
Citation
조명.전기설비학회논문지, v.21, no.1, pp.28 - 34
Journal Title
조명.전기설비학회논문지
Volume
21
Number
1
Start Page
28
End Page
34
URI
http://scholarworks.bwise.kr/ssu/handle/2018.sw.ssu/18253
ISSN
1229-4691
Abstract
본 연구에서는 새로 고안된 방전 논리 게이트 PDP의 논리 게이트 입력인 DC 방전특성에 대해 고찰하였다. 새로 고안된 방전 논리 게이트는 방전 경로에 따른 전극사이의 전위차를 제어하여 논리 출력을 유도한다. 실험결과 이 DC 방전들의 안정성을 위해 프라이밍 방전을 인가한 경우가 인가하지 않은 경우에 비해 방전지연시간이 1/3로 단축되며 방전개시전압은 1/2로 감소하였다. 또한 이 프라이밍 방전에서 발생한 공간전하는 방전종료 후 30[㎲] 정도까지 영향을 미친다. 그리고 시간적, 공간적 거리변화에 따라 공간전하가 DC 방전에 미치는 영향을 측정한 결과, 주 방전에서부터 시간적으로 멀어지는 것보다 공간적으로 멀어지는 것이 주 방전의 영향에서 쉽게 벗어날 수 있음을 알았다. 그러므로 각 주사전극 마다 방전 논리 게이트들을 독립적으로 동작시킬 수 있다는 결론을 얻었다.
Files in This Item
Go to Link
Appears in
Collections
College of Engineering > School of Electrical Engineering > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Related Researcher

Researcher Ryeom, Jeong dug photo

Ryeom, Jeong dug
College of Engineering (School of Electrical Engineering)
Read more

Altmetrics

Total Views & Downloads

BROWSE