Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

저 전력 시스템을 위한 파워다운 구조를 가지는 이중 전하 펌프 PLL 기반 클록 발생기

Full metadata record
DC Field Value Language
dc.contributor.author하종찬-
dc.contributor.author위재경-
dc.contributor.author황태진-
dc.date.available2018-05-10T17:43:17Z-
dc.date.created2018-04-17-
dc.date.issued2005-11-
dc.identifier.issn1229-6368-
dc.identifier.urihttp://scholarworks.bwise.kr/ssu/handle/2018.sw.ssu/19462-
dc.description.abstract이 논문에서는 다중 동작 주파수를 갖는 고성능 저전력 SoC에 사용 가능한 광대역 입출력 주파수를 지원하는 프로그램머블 PLL 기반의 클록킹 회로을 제안하였다. 제안된 클록 시스템은 이중 전하펌프를 이용 locking 시간을 감소시켰고, 광대역 주파영역에서 동작이 가능하도록 하였다. 칩의 저 전력 동작을 위해 동작 대기모드 시에 불필요한 PLL 회로를 지속적으로 동작시키지 않고 relocking 정보를 DAC를 통해 보존하고 불필요한 동작을 억제하였고, 대기모드에서 빠져나온 후 tracking ADC(Analog to Digital Converter)를 이용하여 빠른 relocking이 가능하도록 설계하였다. 또한 프로그램머블하게 출력 주파수를 선택하게 하는 구조를 선택하여 저 전력으로 최적화된 동작 주파수를 지원하기 위한 DFS(Dynamic frequency scaling) 동작이 가능하도록 클록 시스템을 설계하였다. 제안된 PLL 기반의 클록 시스템은 0.35μm CMOS 공정으로 구현하였으며 2.3V의 공급전압에서 0.85μsec~1.3μsec(24~26사이클)의 relocking 시간을 가지며, 파워다운 모드 적용 시 PLL의 파워소모는 라킹 모드에 비해 95%이상 절감된다. 또한 제안된 PLL은 프로그래머블 주파수 분주기를 이용하여 다중 IP 시스템에서의 다양한 클록 도메인을 위해 81MHz~556MHz의 넓은 동작 주파수를 갖는다.-
dc.language한국어-
dc.language.isoko-
dc.publisher대한전자공학회-
dc.relation.isPartOf전자공학회논문지 - SD-
dc.subjectPLL(Phase Locked Loop)-
dc.subjectADC(Analog to Digital Converter)-
dc.subjectPower-down mode-
dc.subjectRe-locking-
dc.subjectPLL(Phase Locked Loop)-
dc.subjectADC(Analog to Digital Converter)-
dc.subjectPower-down mode-
dc.subjectRe-locking-
dc.title저 전력 시스템을 위한 파워다운 구조를 가지는 이중 전하 펌프 PLL 기반 클록 발생기-
dc.title.alternativeA Dual Charge Pump PLL-based Clock Generator with Power Down Schemes for Low Power Systems-
dc.typeArticle-
dc.type.rimsART-
dc.identifier.bibliographicCitation전자공학회논문지 - SD, v.42, no.11, pp.695 - 702-
dc.identifier.kciidART000994017-
dc.description.journalClass2-
dc.citation.endPage702-
dc.citation.number11-
dc.citation.startPage695-
dc.citation.title전자공학회논문지 - SD-
dc.citation.volume42-
dc.contributor.affiliatedAuthor위재경-
dc.identifier.urlhttps://www.kci.go.kr/kciportal/ci/sereArticleSearch/ciSereArtiView.kci?sereArticleSearchBean.artiId=ART000994017-
dc.description.isOpenAccessN-
dc.subject.keywordAuthorPLL(Phase Locked Loop)-
dc.subject.keywordAuthorADC(Analog to Digital Converter)-
dc.subject.keywordAuthorPower-down mode-
dc.subject.keywordAuthorRe-locking-
dc.subject.keywordAuthorPLL(Phase Locked Loop)-
dc.subject.keywordAuthorADC(Analog to Digital Converter)-
dc.subject.keywordAuthorPower-down mode-
dc.subject.keywordAuthorRe-locking-
dc.description.journalRegisteredClasskci-
Files in This Item
Go to Link
Appears in
Collections
College of Information Technology > ETC > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Altmetrics

Total Views & Downloads

BROWSE