Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

3차원 연결선 모형의 효율적인 커패시턴스 추출 방법Efficient Capacitance Extraction Method for 3D Interconnect Models

Other Titles
Efficient Capacitance Extraction Method for 3D Interconnect Models
Authors
김정학김석윤성윤모
Issue Date
Nov-2004
Publisher
대한전자공학회
Keywords
Capacitance; Extraction; Interconnect; VLSI; Capacitance; Extraction; Interconnect; VLSI
Citation
전자공학회논문지 - SD, v.41, no.11, pp.1017 - 1024
Journal Title
전자공학회논문지 - SD
Volume
41
Number
11
Start Page
1017
End Page
1024
URI
http://scholarworks.bwise.kr/ssu/handle/2018.sw.ssu/20133
ISSN
1229-6368
Abstract
본 논문은 3차원 연결선 모형을 이용하여 효율적으로 회로 연결선에 기생하는 커패시턴스 성분을 추출하는 방법을 제안한다. 제안한 방법은 경험식에 의한 방법 중 2차원 연결선 모형의 커패시턴스를 추출하는 알고리즘을 이용하여 수행시간을 개선하였고, 정확도의 오차를 줄이기 위하여 3차원 커패시턴스 추출에서 이용되는 모형화 방법을 적용하였다. 이 방법은 FastCap을 이용하여 실험한 결과와 비교하면 1.8%의 오차 범위에서 952배의 시간 이득을 얻을 수 있다. 제안한 방법은 VLSI 시스템의 칩 내 외부 연결선의 전기적 변수 추출에 효과적으로 이용될 수 있을 것이다.
Files in This Item
Go to Link
Appears in
Collections
College of Information Technology > School of Computer Science and Engineering > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Related Researcher

Researcher Kim, Seok Yoon photo

Kim, Seok Yoon
College of Information Technology (School of Computer Science and Engineering)
Read more

Altmetrics

Total Views & Downloads

BROWSE