Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

Deep Submicron 공정의 멀티미디어 SoC를 위한 저전력 움직임 추정기 아키텍쳐Low-Power Motion Estimator Architecture for Deep Sub-Micron Multimedia SoC

Other Titles
Low-Power Motion Estimator Architecture for Deep Sub-Micron Multimedia SoC
Authors
연규성이성수위재경전치훈황태진
Issue Date
Oct-2004
Publisher
대한전자공학회
Keywords
deep sub-micron; leakage current; multimedia SoC; low-power; motion estimation; deep sub-micron; leakage current; multimedia SoC; low-power; motion estimation
Citation
전자공학회논문지 - SD, v.41, no.10, pp.945 - 954
Journal Title
전자공학회논문지 - SD
Volume
41
Number
10
Start Page
945
End Page
954
URI
http://scholarworks.bwise.kr/ssu/handle/2018.sw.ssu/20156
ISSN
1229-6368
Abstract
본 논문에서는 0.13μm 이하의 deep sub-micron 공정처럼 누설 전류가 심한 공정을 이용하여 멀티미디어 SoC를 설계할 때, 가장 전력 소모가 높은 움직임 추정 기법의 전력 소모를 줄이기 위한 저전력 움직임 추정기의 아키텍쳐를 제안하였다. 제안하는 아키텍쳐는 기존의 동적 전력 소모만을 고려한 구조와는 달리 정적 전력 소모까지 고려하여 누설 전류가 심한 공정에 적합한 구조로, 효율적인 전력 관리가 필수적인 동영상 전화기 등의 각종 휴대용 정보기기 단말기에 적합한 형태이다. 제안하는 아키텍쳐는 하드웨어 구현이 용이한 전역 탐색 기법 (full search)을 기본으로 하며 동적 전력 소모를 줄이기 위하여 조기 은퇴 (early break-off) 기법을 도입하였다. 또한 정적 전력 소모를 줄이기 위하여 전원선 잡음을 고려한 메가블록 전원 차단 기법을 사용하였다. 제안된 아키텍쳐를 멀티미디어 SoC에 적용하였을 때의 효용성을 검증하기 위해 시스템 수준의 제어 흐름과 저전력 제어 기법을 개발하였으며, 이를 바탕으로 시스템 수준에서의 소모 전력을 계산하였다. 모의실험 결과 0.13μm 공정에서 전력 소모가 60% 정도로 감소함을 확인할 수 있었다. 선폭의 감소와 칩 내부 발열량의 증가로 인한 누설 전류의 증가를 고려할 때, 기존의 동적 전력 소모만을 고려한 구조는 전력 감소 효율이 점점 나빠짐에 반하여 제안하는 움직임 추정기 아키텍쳐는 안정적인 전력 감소 효율을 보여주었다.
Files in This Item
Go to Link
Appears in
Collections
College of Information Technology > ETC > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Related Researcher

Researcher Lee, Seong soo photo

Lee, Seong soo
College of Information Technology (Major in Electronic Engineering)
Read more

Altmetrics

Total Views & Downloads

BROWSE