Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

작은 클럭 주기를 이용한 다단 상호연결 네트워크의 성능분석Modeking of Input Buffered Multistage Interconnection Networks using Small Clock Cycle Scheme

Other Titles
Modeking of Input Buffered Multistage Interconnection Networks using Small Clock Cycle Scheme
Authors
문영성
Issue Date
Jun-2004
Publisher
한국인터넷정보학회
Keywords
다단 상호연결 네트워크; 작은 클럭 주기; 수율; 지연시간
Citation
인터넷정보학회논문지, v.5, no.3, pp.35 - 43
Journal Title
인터넷정보학회논문지
Volume
5
Number
3
Start Page
35
End Page
43
URI
http://scholarworks.bwise.kr/ssu/handle/2018.sw.ssu/20304
ISSN
1598-0170
Abstract
다단 상호연결 네트워크(MINs:Multistage Interconnection Networks)를 사용하는 패킷 교환에서는 일반적으로 패킷의 이동이 한 네트워크 주기 동안에 마지막 단에서 처음 단으로 연속적으로 전달된다고 가정된다. 그러나 Ding과 Bhuyan은 패킷 이동이 작은 클럭 주기를 사용하면서 각 쌍의 이웃 단 내에 한정된다면 네트워크의 성능이 상당히 향상될 수 있다는 것을 보였다. 본 논문에서는 이와 같이 작은 클럭 주기를 가지는 입력 버퍼를 가진 MIN의 성능을 평가하기 위한 해석적 모델을 제안한다. 제안된 모델의 우수성을 입증하기 위하여 해석적 모델의 결과와 시뮬레이션의 결과와 비교한다. 또한 제안된 모델의 결과와 Ding과 Bhuyan의 연구결과와 비교함으로써 제안한 방식의 상대적인 효과를 검증한다. 그 결과 제안된 모델은 시뮬레이션의 결과와 매우 근접하게 일치하며, 이전의 연구결과 보다는 더 정확한 결과를 보인다.
Files in This Item
Go to Link
Appears in
Collections
College of Information Technology > School of Computer Science and Engineering > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Related Researcher

Researcher MUN, YOUNG SONG photo

MUN, YOUNG SONG
College of Information Technology (School of Computer Science and Engineering)
Read more

Altmetrics

Total Views & Downloads

BROWSE