Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

Quarter-square기술을 이용한 새로운 4상한 MOS아날로그 곱셈기에 관한 연구A Study on the new four-quadrant MOS analog multiplier using quarter-square technique

Authors
김원우변기량황호정
Issue Date
Jun-2002
Publisher
대한전자공학회
Citation
전자공학회논문지 - SD, v.39, no.6, pp 26 - 33
Pages
8
Journal Title
전자공학회논문지 - SD
Volume
39
Number
6
Start Page
26
End Page
33
URI
https://scholarworks.bwise.kr/cau/handle/2019.sw.cau/65994
ISSN
1229-6368
Abstract
본 논문에서는 포화영역에서 동작하는 MOS트랜지스터의 제곱특성과 소오스를 결합한 차동회로의 뺄셈기능을 이용하여 구현한 quarter-square기술방식의 새로운 4상한 MOS아날로그 곱셈기를 제안하였다. 본논문에서 제안된 회로는 p-well CMOS 공정으로 설계-제작되어 특성측정을 하였다. 제작된 곱셈회로의 입력에 공급전압의 50%의 크기를 가지는 신호를 인가하였을 때, 1%미만의 왜율을 갖는 -1.3V에서 1.3V 크기의 출력신호를 얻었고, 0에서30㎒까지의 -3dB 주파수대역을 측정하였고, 81㏈의 출력유동범위와 40㎽의 전력을 소모하였으며, 0.54㎟의 칩면적을 차지하였다. 제안된 곱셈회로는 회로구성이 간단할 뿐만아니라, 입력신호가 한 개의 트랜지스터를 통하여 출력에 전달되므로 고주파 응용에도 적합하다.
Files in This Item
There are no files associated with this item.
Appears in
Collections
College of ICT Engineering > School of Electrical and Electronics Engineering > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Altmetrics

Total Views & Downloads

BROWSE