Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

A 500-kSPS Split-SAR ADC for Foreground Calibration

Full metadata record
DC Field Value Language
dc.contributor.author김병호-
dc.date.accessioned2025-04-10T14:32:35Z-
dc.date.available2025-04-10T14:32:35Z-
dc.date.issued2024-01-
dc.identifier.urihttps://scholarworks.bwise.kr/erica/handle/2021.sw.erica/125038-
dc.description.abstract본 논문은 split SAR ADC 의 split capacitive DAC(CDAC)에서 LSB array 의 parasitic capacitance 와 bridge capacitor mismatch 에 의한 선형성 감소를 보정하기 위한 forground calibration 방식을 제안한다. Split-CDAC 내에서 LSB array 의 parasitic capacitanc 와 bridge capacitor mismatch 에 의한 비선형성은 LSB array 의 gain error (1/α)로 모델링 할 수 있다[1]. 제안하는 방식은 CDAC 의 switching 을 통해 MSB array 의 LSB capacitance 와 LSB array 의 total capacitance 의 크기를 비교하여 LSB array 의 gain error 를 보정하기 위한 값(α)을 찾아낸다[2]. 해당 방식을 검증하기 위해 Fig. 1 과 같이 500kSPS split-SAR ADC 가 설계되었다. Fig. 2 는 설계된 bridge capacitor 이다. Calibration 을 적용하기 위해 unit capacitor(Cu)는 직/병렬로 연결하여 1.33Cu로 설계하였다. Parasitic capacitor 에 의해 의도한 것보다 작은 0.75Cu를 갖게 되어 prototype ADC 를 측정한 결과, dynamic performance 는 SNR=42.15dB, ENOB=6.7bit 으로 측정되었다.-
dc.language한국어-
dc.language.isoKOR-
dc.titleA 500-kSPS Split-SAR ADC for Foreground Calibration-
dc.typeConference-
dc.citation.title2024 한국반도체학술대회-
dc.citation.startPage753-
dc.citation.endPage753-
Files in This Item
There are no files associated with this item.
Appears in
Collections
COLLEGE OF ENGINEERING SCIENCES > SCHOOL OF ELECTRICAL ENGINEERING > 2. Conference Papers

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Related Researcher

Researcher Kim, Byoung ho photo

Kim, Byoung ho
ERICA 공학대학 (SCHOOL OF ELECTRICAL ENGINEERING)
Read more

Altmetrics

Total Views & Downloads

BROWSE