파이프라인 구조를 적용한 병렬 CRC 회로 설계
DC Field | Value | Language |
---|---|---|
dc.contributor.author | 이현빈 | - |
dc.contributor.author | 박성주 | - |
dc.contributor.author | 김기태 | - |
dc.contributor.author | 권영민 | - |
dc.date.accessioned | 2021-06-23T22:04:52Z | - |
dc.date.available | 2021-06-23T22:04:52Z | - |
dc.date.issued | 2006-11 | - |
dc.identifier.issn | 1229-6392 | - |
dc.identifier.uri | https://scholarworks.bwise.kr/erica/handle/2021.sw.erica/45126 | - |
dc.description.abstract | 본 논문은 CRC 회로의 성능을 향상시키기 위하여 파이프라인 구조를 적용한 병렬 CRC 회로 설계 방법을 제시한다. 입력 데이터의 폭이 CRC 다항식의 차수보다 큰 병렬 CRC 회로를 파이프라인 구조로 변형하기 위하여 로직을 분할하고, 파이프라인 단계의 길이를 결정하고, 각 파이프라인 단계에 레지스터를 삽입하는 알고리즘을 제시한다. 여러 가지 타입의 병렬 CRC 회로에 대해, 본 논문에서 제안한 방식이 현저하게 성능을 향상 시켰음을 알 수 있다. | - |
dc.description.abstract | This paper introduces an efficient CRC logic partitioning algorithm to design pipelined parallel CRC circuits aimed at improving speed performance. Focusing on the cases that the input data width is greater than the polynomial degree, equations are derived to divide the parallel CRC logic and decide the length of the pipeline stage. Through design experiments on different types of parallel CRC circuits, we have found a significant reduction in delay by adopting our approach. | - |
dc.format.extent | 8 | - |
dc.language | 한국어 | - |
dc.language.iso | KOR | - |
dc.publisher | 대한전자공학회 | - |
dc.title | 파이프라인 구조를 적용한 병렬 CRC 회로 설계 | - |
dc.title.alternative | Design of Pipelined Parallel CRC Circuits | - |
dc.type | Article | - |
dc.publisher.location | 대한민국 | - |
dc.identifier.bibliographicCitation | 전자공학회논문지 - SC, v.43, no.6, pp 40 - 47 | - |
dc.citation.title | 전자공학회논문지 - SC | - |
dc.citation.volume | 43 | - |
dc.citation.number | 6 | - |
dc.citation.startPage | 40 | - |
dc.citation.endPage | 47 | - |
dc.identifier.kciid | ART001217402 | - |
dc.description.isOpenAccess | N | - |
dc.description.journalRegisteredClass | kci | - |
dc.subject.keywordAuthor | Parallel CRC | - |
dc.subject.keywordAuthor | pipeline | - |
dc.subject.keywordAuthor | logic partitioning | - |
dc.subject.keywordAuthor | logic-level(381) | - |
dc.subject.keywordAuthor | Parallel CRC | - |
dc.subject.keywordAuthor | pipeline | - |
dc.subject.keywordAuthor | logic partitioning | - |
dc.subject.keywordAuthor | logic-level(381) | - |
dc.identifier.url | https://www.dbpia.co.kr/journal/articleDetail?nodeId=NODE01627649 | - |
Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.
55 Hanyangdeahak-ro, Sangnok-gu, Ansan, Gyeonggi-do, 15588, Korea+82-31-400-4269 sweetbrain@hanyang.ac.kr
COPYRIGHT © 2021 HANYANG UNIVERSITY. ALL RIGHTS RESERVED.
Certain data included herein are derived from the © Web of Science of Clarivate Analytics. All rights reserved.
You may not copy or re-distribute this material in whole or in part without the prior written consent of Clarivate Analytics.