Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

DLL 보드 상에 코어 및 I/O 잡음에 의한 칩의 성능 분석Analysis of Chip Performance by Core and I/O SSN Noise on DLL board

Other Titles
Analysis of Chip Performance by Core and I/O SSN Noise on DLL board
Authors
조성곤하종찬위재경
Issue Date
Dec-2006
Publisher
한국마이크로전자및패키징학회
Keywords
Power Distribution Network; Impedance; Simulation; Power Distribution Network; Impedance; Simulation
Citation
마이크로전자 및 패키징학회지, v.13, no.4, pp.9 - 16
Journal Title
마이크로전자 및 패키징학회지
Volume
13
Number
4
Start Page
9
End Page
16
URI
http://scholarworks.bwise.kr/ssu/handle/2018.sw.ssu/18688
ISSN
1226-9360
Abstract
이 논문은 코어와 I/O 회로가 포함된 PEEC(Partial Equivalent Electrical Circuit) PDN(Power Distribution Networks)의 임피던스 변화에 따른 칩의 성능 분석을 나타내었다. I/O 전원에 연결된 코어 전원 잡음이 I/O 스위칭에 어떠한 영향이 미치는지 시뮬레이션 결과를 통하여 보였다. 또한 직접 설계한 7×5인치 DLL(Delay Locked Loop) 시험 보드를 사용하여 칩의 동작 지점에 따른 전원 잡음의 효과를 분석하였다. 50~400MHz에 주파수 대역에 따른 DLL의 지터를 측정하고 시뮬레이션 결과로 얻어진 임피던스 값과 비교하였다. PDN의 공진 피크가 100MHz 주파수에서 1옴보다 큰 임피던스를 갖기 때문에 DLL의 지터는 주파수가 100MHz 근처에서 증가함을 보여준다. 타겟 임피던스를 줄이기 위한 방법인 디커플링 커패시터에 따른 칩과 보드의 임피던스 변화를 보였다. 따라서 전원 공급망 설계는 디커플링 커패시터와 함께 코어 스위칭 전류와 I/O 스위칭 전류를 같이 고려해야 한다.
Files in This Item
Go to Link
Appears in
Collections
College of Information Technology > ETC > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Altmetrics

Total Views & Downloads

BROWSE