Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

±500kV DC GIS 스페이서의 절연 설계법에 대한 연구Study on the Insulation Design Method of ±500kV DC GIS Spacer

Other Titles
Study on the Insulation Design Method of ±500kV DC GIS Spacer
Authors
방승민김호승김용록이방욱
Issue Date
Nov-2020
Publisher
대한전기학회
Citation
2020년도 대한전기학회 전기물성∙응용부문회 추계학술대회 논문집, pp 77 - 79
Pages
3
Indexed
OTHER
Journal Title
2020년도 대한전기학회 전기물성∙응용부문회 추계학술대회 논문집
Start Page
77
End Page
79
URI
https://scholarworks.bwise.kr/erica/handle/2021.sw.erica/114670
Abstract
가스 절연 개폐장치 (GIS)에 적용되는 스페이서의 절연성능 개선을 위하여 수많은 연구들이 AC 전압하에서 집중적으로 수행되어졌으나, DC GIS의 스페이서 설계에 대한 연구는 여전히 진행 중에 있으며 미미한 상황이다. 따라서 본 논문에서는 ±500kV DC GIS 스페이서의 절연 설계법에 대한 연구를 수행하였다. DC GIS 실운전 시 도체에서 발생되는 최대온도를 고려하였으며, 다양한 상태의 DC전압을 인가하였다. 또한, 절연설계 Factor들을 적용하여 DC전계해석을 수행하였다.
Files in This Item
Go to Link
Appears in
Collections
COLLEGE OF ENGINEERING SCIENCES > SCHOOL OF ELECTRICAL ENGINEERING > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Related Researcher

Researcher Lee, Bang Wook photo

Lee, Bang Wook
ERICA 공학대학 (SCHOOL OF ELECTRICAL ENGINEERING)
Read more

Altmetrics

Total Views & Downloads

BROWSE