Detailed Information

Cited 0 time in webofscience Cited 0 time in scopus
Metadata Downloads

Efficient Interconnect Test Patterns and BIST Implementation for Crosstalk and Static Faults

Authors
Min, PiljaeMin, PyoungwooYi, HyunbeanPark, Sungju
Issue Date
May-2005
Publisher
대한전자공학회
Keywords
Interconnect BIST; Crosstalk; Test Pattern; DFT; SoC
Citation
대한전자공학회 학술대회 2005년도 SoC 학술대회, pp 248 - 253
Pages
6
Indexed
OTHER
Journal Title
대한전자공학회 학술대회 2005년도 SoC 학술대회
Start Page
248
End Page
253
URI
https://scholarworks.bwise.kr/erica/handle/2021.sw.erica/45949
Abstract
본 논문은 보드 또는 SoC 상에서 코아와 코아 사이의 연결선 고장 점검을 위한 효과적인 테스트 패턴 알고리즘과 테스트 패턴 생성기를 소개한다. 연결선 고장 모델 분석을 통해 crosstalk과 정적인 고장을 100% 점검할 수 있는 6n 패턴 알고리즘을 소개한다. 보다 적은 4n+1 개의 패턴으로 100%에 가까운 고장 점검율을 얻으면서 crosstalk 뿐 아니라 정적고장의 검출 및 진단도 가능한 알고리즘을 제안하고, 효과적인 BIST구현 기술에 대하여 소개한다.
This paper presents effective test patterns and their BIST implementations for SoC and Board interconnects. Initially '6n' algorithm, where 'n' is the total number of interconnect nets, is introduced to completely detect and diagnose both static and crosstalk faults. Then, more economic '4n+1' algorithm is described to perfectly capture the crosstalk faults for the interconnect nets separated within a certain distance. It will be shown that both algorithms can be easily implemented as interconnect BIST hardwares with small area penalty than conventional LFSR.
Files in This Item
Go to Link
Appears in
Collections
COLLEGE OF COMPUTING > SCHOOL OF COMPUTER SCIENCE > 1. Journal Articles

qrcode

Items in ScholarWorks are protected by copyright, with all rights reserved, unless otherwise indicated.

Altmetrics

Total Views & Downloads

BROWSE